आफ्नो देश वा क्षेत्र छान्नुहोस्।

EnglishFrançaispolskiSlovenija한국의DeutschSvenskaSlovenskáMagyarországItaliaहिंदीрусскийTiếng ViệtSuomiespañolKongeriketPortuguêsภาษาไทยБългарски езикromânescČeštinaGaeilgeעִבְרִיתالعربيةPilipinoDanskMelayuIndonesiaHrvatskaفارسیNederland繁体中文Türk diliΕλλάδαRepublika e ShqipërisëአማርኛAzərbaycanEesti VabariikEuskeraБеларусьíslenskaBosnaAfrikaansIsiXhosaisiZuluCambodiaსაქართველოҚазақшаAyitiHausaКыргыз тилиGalegoCatalàCorsaKurdîLatviešuພາສາລາວlietuviųLëtzebuergeschmalaɡasʲМакедонскиMaoriМонголулсবাংলা ভাষারမြန်မာनेपालीپښتوChicheŵaCрпскиSesothoසිංහලKiswahiliТоҷикӣاردوУкраїна

ल्याटिसले FD-SOI लिन्छ र इम्बेडेड दर्शन र किनारा एआईआई को लागि FPGAs पुन: डिजाइन गर्दछ

CrossLink-NX-package

यद्यपि तिनीहरू रेम-आधारित छन्, र त्यसैले नजिकको मेमोरीबाट बुट गर्न आवश्यक छ, फर्मले चिप आउटपुट सक्षम पार्ने तरिका पत्ता लगाएको छ, पावर-अपको ms एमएस भित्र स्थिर र स्थिर छ - एफपीजीए प्रयोग गर्न मिल्छ जहाँ गलत आउटपुट राज्यहरू हुनुपर्दछ। परम्परागत रूपमा छिटो सुरू हुने फ्ल्यास-आधारित FPGAs को सट्टा मोटर नियन्त्रण जस्तै।

क्रसलिink्क-एनएक्स भनिन्छ, परिवार "नयाँ ल्याटिस नेक्सस प्लेटफर्म प्रयोग गरी डिजाइन गरिएको थियो, जसले २ Lnm FD-SOI निर्माण प्रक्रियालाई एक नयाँ ल्याटिस-डिजाइन FPGA कपड़ा आर्किटेक्चरको साथ एक सानो फार्म कारकमा कम पावर अपरेशनको लागि अनुकूलित गर्दछ", अनुसार दृढ

"यो डिजाईन सफ्टवेयर, आईपी ब्लक र अनुप्रयोग सन्दर्भ डिजाइनको पुस्तकालय द्वारा पनि समर्थित छ," गोर्डन ह्यान्ड्सका मार्केटिंगका लाटिस निर्देशकले भने। "यसले विकासकर्ताहरूलाई क्रसलिink्क-एनएक्स एफपीजीएहरू नयाँ वा अवस्थित एज डिजाइनहरूमा समाहित गर्न छिटो बनाउँदछ।"


यसका पुरानो प्रस्तावहरूको तुलनामा वास्तुगत परिवर्तनहरू र एआई प्रोसेसिंगका लागि फर्मले मेमोरी रेश्यो १ 170० बिट / लॉजिक सेलमा वृद्धि गरेको छ। यसले १k केबीटको ब्लकको साथ 0.5.M मेबिट ब्लक थपेको छ, जुन यसले थोरै समय अघि प्रस्तुत गरेको थियो, र यसको परम्परागत वितरित मेमोरी पनि छ।

एम्बेडेड दर्शन अनुप्रयोगहरूको अनुरूप उच्च-गति कठोर (नान- FPGA), र MIPI, PCIe र DDR3 सहित तेज प्रोग्राम IO समावेश गरिएको छ।

कठोर

  • D D-PHY लेनहरू २.G Gbit / s मा
  • एक PCIe लेन G Gbit / s मा

छिटो प्रोग्राम गर्न योग्य

  • १.G Gbit / s मा १२ MIPI D-PHY सम्म
  • LVDS, subLVDS, SGMII
  • DDR3 १,०66M Mbit / s मा
  • कुल १ 192 २ IO सम्म

IO र मेमोरी सँगसँगै DSP ब्लकहरू र या त 17,000 वा 40,000 तर्क कोषहरू (LUT4 प्रकार)) उपकरणमा निर्भर गर्दछ (तालिका हेर्नुहोस्)।

Lattice-CrossLinkNX-productsप्रारम्भिक अंशहरू क्रसलिink्क-NX-17 र -40 हो
ल्याटिसले सानो न्यूनतम प्याकेज आकारमा जोड दिइरहेको छ
* सुरुवातमा उपलब्ध छ

ह्यान्ड्सका अनुसार "हामीले सयौं बिभिन्न उत्पादन डिजाइन समूहहरूसँग कुरा गरेका थियौं" पछि २n एनएम एफडी-एसओआई प्रक्रिया छनौट गरियो, जसले खुलासा गर्‍यो कि सबैभन्दा धेरै प्रयोगहरू com जी कॉम, इम्बेडेड भिजन, सेफ्टी-क्रिटिकल, स्मार्ट होम, स्मार्ट कारखानामा हुने गरेका थिए। र क्लाउड-आधारित प्लेटफर्महरू।

FD-SOI मा स्विच - सामसु’sको फबहरूमा बनाइएको - स्वचालित रूपमा कम परजीवी समाई क्षमता, र दुई अन्य फाइदाहरू मार्फत कम खपत ल्याउँछ।

पहिलो यो हो कि पूर्ण-चिप इलेक्ट्रिक क्षेत्र नियन्त्रण सब्सट्रेट बायसिasing ('ब्याक-बायसि ’') मार्फत उपलब्ध छ - उपकरणको गतिको शक्ति उपभोगको लागि व्यापार गर्न अनुमति दिईन्छ। ह्यान्ड्सका अनुसार यो उत्पादन निर्माणको क्रममा प्रयोग गरीन्छ, र प्रयोगकर्ताहरूको लागि उपलब्ध छ (यद्यपि फ्लाइटमा नभए पनि - उपकरण कन्फिगरेसन पूर्वाग्रह परिवर्तन पछि पुनः लोड गर्नुपर्दछ)।

दोस्रो आउँछ कम-नरम त्रुटि दर, किनकि अन्तर्निहित सब्सट्रेटमा अल्फा कण र गामा रे घटनाहरू अब ट्रान्झिस्टर च्यानलहरूलाई असर गर्न सक्दैन (चित्र हेर्नुहोस्)। "सफ्ट एरर रेट समान एफपीजीए भन्दा १०० गुणा कम छ, यसले मिशन क्रिटिकल अनुप्रयोगहरूको लागि एक बाध्यकारी समाधान बनाउँदछ जुन सुरक्षित र विश्वसनीय ढ operate्गले अपरेट गर्नुपर्दछ। प्रारम्भिक क्रसलिink्क-एनएक्स उपकरण आउटडोर, औद्योगिक र मोटर वाहन अनुप्रयोगहरूमा पाइने असहज वातावरणलाई समर्थन गर्न डिजाइन गरिएको हो, ”२१.84 to फिट दाबी गर्दै ल्याटिसका अनुसार (१bn घण्टामा समय मा असफलता)।

Lattice-CrossLinkNX-FDSOIबल्क सिलिकन आईसीसीको तुलनामा, FD-SOI चिप्स धेरै कम भोल्युम (सुन्तला) नरम त्रुटिहरूमा कमजोर छ

कम विद्युत खपत दाबी गरिएको छ, मा <40mW worst case in an 100kHz 85°C application and 75mW in a different 200MHz application.

क्षमताको केही विचार दिन, k०k सेल संस्करण भिडियो ब्रिजिंग र भिडियो प्रसंस्करण दुबैमा सक्षम हुनेछ, ह्यान्ड्सले भने, यसले बहु प्रदर्शनलाई समर्थन गर्दछ।

द्रुत बुट-अप क्वाड एसपीआई मेमरीहरू १ 150० मेगाहर्ट्जमा गैर-वाष्पशील कन्फिगरेसन भण्डारणको रूपमा चल्ने प्रयोगबाट आउँदछ।

ह्यान्ड्सले वर्णन गरे कि पाँच एसपीआई मेमोरी विक्रेताहरूसँग कुरा गरिसकेपछि लाटिसले पावर-अप पोलिंग स्कीमको विकास गर्‍यो जसले मेमोरीमा रहेको 'SFDP' (सिरियल फ्ल्यास खोज्ने प्यारामिटर) टेबल्सलाई सोधपुछ गर्छ। "एसपीडीपी मेमोरी प्रयोग गर्न तयार छ कि छैन भनेर निर्धारण गर्न हामी एसएफडीपी वरिपरि क्षमताको उपयोग गरिरहेका छौं," उनले भने। एफपीजीएले पहिले लोड गर्दछ र आईओ कन्फिगरेसन डाटामा कार्य गर्दछ - त्यसकारण स्थिर आईओमा ms एसएमएस - र त्यसपछि कन्फिगरेसनको बाँकी लोड गर्दछ सम्पूर्ण एफपीजीएलाई कामकाजको रूपमा पावर-अपबाट १msms भन्दा कमको रूपमा चलाउनको लागि।

CrossLink-NX-VIP-Sensor-Input-Board-718क्रसलिंक - NX का लागि सेन्सर विकास बोर्ड

यसको नेक्सस उपकरणहरूको साथ जान, ल्याटिसले यसको रेडियन्ट डिजाइन उपकरण संस्करण २.० मा अपडेट गरेको छ। "क्रसलिink्क-एनएक्स एफपीजीए परिवार जस्ता उच्च घनत्व उपकरणहरूको लागि समर्थन थप्नको अतिरिक्त, अपडेट गरिएको डिजाइन उपकरणले नयाँ सुविधाहरू पनि प्रदान गर्दछ जुन ल्याटिस एफपीजीए-आधारित डिजाइनहरू विकास गर्न भन्दा छिटो र सजिलो बनाउँदछ," फर्मका अनुसार।

"एफपीजीएसँग काम नगरी अनुभवी विकासकर्ताहरूले लाट्टिस रेडियन्टको स्वचालित सुविधाहरू तुरुन्तै उपयोग गर्न सक्नु पर्छ," उत्पादन लाइन प्रबन्धक रोजर डोले दावी गरे। "उपकरणले उनीहरूलाई डिजाइन निर्माणबाट डिजाइन प्रवाह, आईपी आयात गर्न, कार्यान्वयन गर्न, बिट स्ट्रिम उत्पादन गर्न, बिट स्ट्रिम डाउनलोड गर्नका लागि एफपीजीएमा लैजान्छ।"
अनुभवी एफपीजीए विकासकर्ताहरूको लागि, उनले थपे, v2.0 ले FPGA सेटिंग्समा अधिक दाना नियन्त्रण गर्न अनुमति दिन्छ यदि विशिष्ट अप्टिमाइजेसनहरू आवश्यक छ भने।

थपिएका सुविधाहरूले समावेश गर्दछ:

  • वास्तविक समयमा बग फिक्सिंगको लागि अन-चिप डिबगिंग उपकरण - भर्चुअल स्विच वा एल ई डी व्यवहार्यता पुष्टि गर्न कोडमा सम्मिलित गर्न सकिन्छ। हार्ड आईपी ब्लक सेटिंग्स बदल्न सकिन्छ।
  • डिजाईन कञ्जेसन र थर्मल मुद्दाहरूबाट बच्न थप सही ट्रेस-र-मार्ग योजना र घडीको समयको लागि सुधार गरिएको समय विश्लेषण।
  • ईन्जिनियरि change परिवर्तन अर्डर (ECO) सम्पादकले अब सम्पूर्ण FPGA डाटाबेस पुन: कंपाइल नगरीकन डिजाइनमा बढ्दो परिवर्तनहरूलाई अनुमति दिन्छ।
  • 'एक साथ स्विचिंग आउटपुट' (एसएसओ) क्यालकुलेटरले अन्य पिनहरूको निकटतामा व्यक्तिगत पिन सिग्नल अखण्डता विश्लेषण गर्दछ।

रेडियन्ट २.० को शीर्षमा, आईपी कोरहरूको लाइब्रेरी छ MIPI D-PHY, PCIe, SGMII र OpenLDI इन्टरफेसहरू, र आम एम्बेडेड दृश्य अनुप्रयोगहरू जस्तै:: १ छवि सेन्सर एकत्रीकरणको लागि डेमोहरू।

मेशिन शिक्षा र कृत्रिम बुद्धिमत्ता प्रयोगको लागि, फर्मको SenseAI उपकरण प्रयोग गर्न सकिन्छ।