
"पोलर फायर एसओसी" भनिन्छ, "आर्किटेक्चरले बहु-कोर सुसंगत सीपीयू क्लस्टरमा लिनक्स प्लेटफार्ममा वास्तविक-समय डिटरमिनिस्टिक असममित मल्टिप्रोसेसि cap क्षमता ल्याउँछ", फर्मका अनुसार, जसले उपकरणहरू सिर्जना गर्न रिस्क-भि विशेषज्ञ साइफाइवको साथ काम गर्यो।
वास्तविक समय अपरेशन सुरक्षा-महत्वपूर्ण, प्रणाली नियन्त्रण र विश्वसनीय कार्यान्वयन वातावरणको लागि समावेश गरिएको छ।
यो सीपीयू शाखा पूर्वानुमानकर्ताहरू बन्द गरेर हासिल गरिएको हो, स्तर १ क्यासलाई कडाईसँग एकीकृत मेमोरीमा रूपान्तरण गरेर, सबै कोरहरू मेमोरी सबसिस्टमसँग सुसंगत छन् र सन्देश पासिंगको लागि एक सुसंगत मेमोरी साझा गरेर सुनिश्चित गर्दछ।
चार कोर RV64GC निर्देशन सेट कार्यान्वयन। ती अनुगमन गर्न, त्यहाँ पाँचौं 64bit Risc-V छ, यस पटक RV64IMAC निर्देशन सेट को कार्यान्वयन। सबै पनी सुसंगत रूपमा काम गर्न सक्छन्।
अवस्थित PolarFire FPGAs बाट, Risc-V संस्करणहरू सुरक्षा कार्यहरू विरासत गर्दैछ: DPA- प्रतिरोधी बिट-स्ट्रिम प्रोग्रामिंग, एन्टि-टेम्पर, एक क्रिप्टोग्राफिकल बाउन्ड आपूर्ति श्रृंखला आश्वासन, एक शारीरिक रूपमा गैर-क्लोनेबल प्रकार्य, एक सही अनियमित संख्या जनरेटर र एक साइड- च्यानल प्रतिरोधी क्रिप्टो-कोप्रोसेसर।
यसका अतिरिक्त माइक्रोचिपका अनुसार प्रोसेसरसँग सुरक्षित बुट (१२8kbyte बुट फ्ल्यास), शारीरिक स्मृति सुरक्षा र सबै सम्झनाहरूमा: एकल-बिट त्रुटि सुधार र डबल-बिट त्रुटि पत्ता लगाउने काम हुनेछ। उनीहरुको फर्मले स्पेक्टर र मेल्टडाउन प्रतिरोधात्मक क्षमता पनि दावी गरिरहेको छ।
चिप्स उपलब्ध हुनु अघि, एन्टिम्रोको रेनोड ओपन-सोर्स बिल्ड-डिबग-टेस्ट फ्रेमवर्क सफ्टवेयर प्रयोग गर्न सकिन्छ र माइक्रोचिपले हाइफाइभको 'अनलिशड डिभलपमेन्ट बोर्ड' सँगसँगै चलाउनको लागि 'हाइफाइभ अनलिडेड एक्सपेन्सन बोर्ड' सिर्जना गरेको छ - माइक्रोचिपले दुई बोर्डहरूलाई एकसाथ डब गरेको छ: MPFS-DEV-KIT।
अवस्थित पोलर फायर एफपीजीएका लागि, माइक्रोचिपसँग 'एमआई-वी' bit२ बिट रिस्क-वी नरम कोरहरू छन् जसले RV32I (पूर्णांक) निर्देशन सेट कार्यान्वयन गर्दछ, केहि 'एम' (मिलिटिपली / डिभिड्ट), 'ए' (परमाणु निर्देशन) वा 'एफ' को साथ (एकल परिशुद्धता फ्लोटिंग पोइन्ट) विस्तारहरू।
माइक्रोचिप गत हप्ता लन्डनमा आयोजित "आरआईएससी-भि सुरू गर्ने सेमिनार" मा प्रस्तुत गरियो।